Μέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογική

dc.contributor.advisorDollas Apostolosen
dc.contributor.advisorΔολλας Αποστολοςel
dc.contributor.authorKalaitzis Konstantinosen
dc.contributor.authorΚαλαϊτζης Κωνσταντινοςel
dc.contributor.committeememberPnevmatikatos Dionysiosen
dc.contributor.committeememberΠνευματικατος Διονυσιοςel
dc.contributor.committeememberPapaefstathiou Ioannisen
dc.contributor.committeememberΠαπαευσταθιου Ιωαννηςel
dc.date.accessioned2024-10-31T15:57:26Z
dc.date.available2024-10-31T15:57:26Z
dc.date.issued2015
dc.date.submitted2015-05-07
dc.description.abstractΟ κλάδος των υβριδικών υπερ-υπολογιστών με χρήση αναδιατασσόμενης λογικής (FPGAs) είναι ένας αναπτυσσόμενος κλάδος των υπολογιστικών συστημάτων. Τα μηχανήματα αυτά όπως το Convey παρέχουν καινούργιες δυνατότητες στους χρήστες και βελτιωμένες επιδόσεις στις FPGAs. Ο κλάδος των συστημάτων αυτών είναι αρκετά σύγχρονος και δεν έχει μελετηθεί εκτενώς. Η παρούσα διπλωματική εργασία στοχεύει στην εξοικείωση με την καινούρια τεχνολογία που παρέχει το Convey και στη μελέτη και ανάλυση του τρόπου λειτουργίας του υποσυστήματος μνήμης του συνεπεξεργαστή (FPGAs) στο Convey HC-2. Μέσω πειραμάτων που πραγματοποιήθηκαν στα πλαίσια της εργασίας μετρήθηκε η ταχύτητα επικοινωνίας των FPGAs με το σύστημα της μνήμης μέσω της διεπαφής των memory controllers (MCs). Τα πειράματα στοχεύουν κυρίως στη μέτρηση της ταχύτητα προσπέλασης στοιχείων από τη μνήμη. Χρησιμοποιήθηκαν διαφορετικοί τρόποι προσπέλασης των δεδομένων, έτσι ώστε να βρεθεί ο αποδοτικότερος και να προταθεί για μελλοντικές εργασίες στο Convey. Η ακριβής ποσοτική μελέτη του υποσυστήματος μνήμης είναι ιδιαίτερα χρήσιμη για τη διαστασιολόγηση των προβλημάτων κατά τη διαδικασία σχεδίασης αρχιτεκτονικών. Τα αποτελέσματα των πειραμάτων παρέχουν σημαντικές πληροφορίες και δίνουν κατευθύνσεις για τον τρόπο προσπέλασης μεμονωμένων και μαζικών στοιχείων από τη μνήμη, αλλά και δομών δεδομένων, όπως είναι οι τριγωνικοί πίνακες. Η ανάλυση των αποτελεσμάτων των μετρήσεων αποκάλυψε σε μεγάλο βαθμό τον τρόπο λειτουργίας του συστήματος μνήμης και των MCs, ο οποίος δεν επιδέχεται σημαντικές παρεμβάσεις και είναι σε μεγάλο βαθμό τελειοποιημένος, τουλάχιστον στο εύρος των πειραμάτων που διεξήχθησαν.el
dc.format.extent74 σελίδεςel
dc.identifier10.26233/heallink.tuc.25137
dc.identifier.citationΚωνσταντίνος Καλαϊτζής, "Μέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογική", Διπλωματική Εργασία, Σχολή Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, Χανιά, Ελλάς, 2015el
dc.identifier.urihttps://dspace.library.tuc.gr/handle/123456789/881
dc.language.isoel
dc.publisherTechnical University of Creteen
dc.publisherΠολυτεχνείο Κρήτηςel
dc.relation.replaces9385
dc.rightshttp://creativecommons.org/licenses/by/4.0/en
dc.subjectField programmable logic arraysen
dc.subjectFPGAsen
dc.subjectfield programmable gate arraysen
dc.subjectfield programmable logic arraysen
dc.subjectfpgasen
dc.subjectConveyen
dc.titleΜέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογικήel
dc.typeΔιπλωματική Εργασίαel
dc.typeDiploma Worken
dcterms.mediatorTechnical University of Crete::School of Electronic and Computer Engineeringen
dcterms.mediatorΠολυτεχνείο Κρήτης::Σχολή Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστώνel
dspace.entity.typePublication

Αρχεία

Πρωτότυπος φάκελος/πακέτο

Τώρα δείχνει 1 - 1 από 1
Δεν υπάρχει διαθέσιμη μικρογραφία
Ονομα:
Kalaitzis_Konstantinos_Dip_2015.pdf
Μέγεθος:
2.41 MB
Μορφότυπο:
Adobe Portable Document Format