Μέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογική
dc.contributor.advisor | Dollas Apostolos | en |
dc.contributor.advisor | Δολλας Αποστολος | el |
dc.contributor.author | Kalaitzis Konstantinos | en |
dc.contributor.author | Καλαϊτζης Κωνσταντινος | el |
dc.contributor.committeemember | Pnevmatikatos Dionysios | en |
dc.contributor.committeemember | Πνευματικατος Διονυσιος | el |
dc.contributor.committeemember | Papaefstathiou Ioannis | en |
dc.contributor.committeemember | Παπαευσταθιου Ιωαννης | el |
dc.date.accessioned | 2024-10-31T15:57:26Z | |
dc.date.available | 2024-10-31T15:57:26Z | |
dc.date.issued | 2015 | |
dc.date.submitted | 2015-05-07 | |
dc.description.abstract | Ο κλάδος των υβριδικών υπερ-υπολογιστών με χρήση αναδιατασσόμενης λογικής (FPGAs) είναι ένας αναπτυσσόμενος κλάδος των υπολογιστικών συστημάτων. Τα μηχανήματα αυτά όπως το Convey παρέχουν καινούργιες δυνατότητες στους χρήστες και βελτιωμένες επιδόσεις στις FPGAs. Ο κλάδος των συστημάτων αυτών είναι αρκετά σύγχρονος και δεν έχει μελετηθεί εκτενώς. Η παρούσα διπλωματική εργασία στοχεύει στην εξοικείωση με την καινούρια τεχνολογία που παρέχει το Convey και στη μελέτη και ανάλυση του τρόπου λειτουργίας του υποσυστήματος μνήμης του συνεπεξεργαστή (FPGAs) στο Convey HC-2. Μέσω πειραμάτων που πραγματοποιήθηκαν στα πλαίσια της εργασίας μετρήθηκε η ταχύτητα επικοινωνίας των FPGAs με το σύστημα της μνήμης μέσω της διεπαφής των memory controllers (MCs). Τα πειράματα στοχεύουν κυρίως στη μέτρηση της ταχύτητα προσπέλασης στοιχείων από τη μνήμη. Χρησιμοποιήθηκαν διαφορετικοί τρόποι προσπέλασης των δεδομένων, έτσι ώστε να βρεθεί ο αποδοτικότερος και να προταθεί για μελλοντικές εργασίες στο Convey. Η ακριβής ποσοτική μελέτη του υποσυστήματος μνήμης είναι ιδιαίτερα χρήσιμη για τη διαστασιολόγηση των προβλημάτων κατά τη διαδικασία σχεδίασης αρχιτεκτονικών. Τα αποτελέσματα των πειραμάτων παρέχουν σημαντικές πληροφορίες και δίνουν κατευθύνσεις για τον τρόπο προσπέλασης μεμονωμένων και μαζικών στοιχείων από τη μνήμη, αλλά και δομών δεδομένων, όπως είναι οι τριγωνικοί πίνακες. Η ανάλυση των αποτελεσμάτων των μετρήσεων αποκάλυψε σε μεγάλο βαθμό τον τρόπο λειτουργίας του συστήματος μνήμης και των MCs, ο οποίος δεν επιδέχεται σημαντικές παρεμβάσεις και είναι σε μεγάλο βαθμό τελειοποιημένος, τουλάχιστον στο εύρος των πειραμάτων που διεξήχθησαν. | el |
dc.format.extent | 74 σελίδες | el |
dc.identifier | 10.26233/heallink.tuc.25137 | |
dc.identifier.citation | Κωνσταντίνος Καλαϊτζής, "Μέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογική", Διπλωματική Εργασία, Σχολή Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, Χανιά, Ελλάς, 2015 | el |
dc.identifier.uri | https://dspace.library.tuc.gr/handle/123456789/881 | |
dc.language.iso | el | |
dc.publisher | Technical University of Crete | en |
dc.publisher | Πολυτεχνείο Κρήτης | el |
dc.relation.replaces | 9385 | |
dc.rights | http://creativecommons.org/licenses/by/4.0/ | en |
dc.subject | Field programmable logic arrays | en |
dc.subject | FPGAs | en |
dc.subject | field programmable gate arrays | en |
dc.subject | field programmable logic arrays | en |
dc.subject | fpgas | en |
dc.subject | Convey | en |
dc.title | Μέτρηση απόδοσης μνήμης και μηχανισμός ανάκτησης δεδομένων σε υπερυπολογιστή βασισμένο σε αναδιατασσόμενη λογική | el |
dc.type | Διπλωματική Εργασία | el |
dc.type | Diploma Work | en |
dcterms.mediator | Technical University of Crete::School of Electronic and Computer Engineering | en |
dcterms.mediator | Πολυτεχνείο Κρήτης::Σχολή Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστών | el |
dspace.entity.type | Publication |
Αρχεία
Πρωτότυπος φάκελος/πακέτο
1 - 1 από 1
Δεν υπάρχει διαθέσιμη μικρογραφία
- Ονομα:
- Kalaitzis_Konstantinos_Dip_2015.pdf
- Μέγεθος:
- 2.41 MB
- Μορφότυπο:
- Adobe Portable Document Format